CPU

Intelの次世代Lunar Lake初期サンプルCPUが発見され20コアでブーストクロック3.9GHzと16MB L3キャッシュを搭載

超初期サンプルと考えられるIntel Lunar Lake CPU がSiSoftware データベース内で発見され、20 コアと最大 3.9 GHz のブースト クロックを搭載しています。

Intel Lunar Lake CPUの初期サンプルは、最大 3.91 GHzを備え 20 コアを搭載

Intel は Innovation 2023 で、オペレーティング システムを起動して AI ワークロードを実行する初期の Lunar Lake CPU の最初のデモを披露し、その安定性を実証しました。現在、同じ Lunar Lake CPU がオンライン データベースに登場しており、1 つの初期サンプルが SiSoftware データベースに送られています。

Intel Lunar Lake CPU サンプルは最近 (2023 年 10 月 3 日) データベースに追加されたため、イベント中に確認されたのと同じチップである可能性があります。仕様に関しては、Lunar Lake ES チップには 20 個のコアが搭載されており、ベース周波数 1.0 GHz、ブースト周波数 (P コアの場合は 3.91 GHz、E コア クラスターの場合は 2.61 GHz) で動作します。

最近、Lunar Lake CPU は Arrow Lake チップに使用されているものと同じ Lion Cove P-Core および Skymont E-Core アーキテクチャを維持すると報告されました。また、コンピューティング タイルは 20A プロセスに基づく可能性があります。

このチップは、P コア クラスター用に 10 MB の L2 キャッシュ、E コア クラスター用に 4 MB の L2 キャッシュを備えており、合計で 14 MB の L2 キャッシュになります。チップ全体には、共有 16 MB L3 キャッシュも搭載されています。これは、コアあたり 2 MB の L2 キャッシュを搭載する今後の Redwood Cove コアと比較して、P コアの L2 キャッシュが 25% 高いことになります。しかし現時点では、このチップの最終的なコア/スレッド数が何になるか、またそれらが P コアと E コアにどのように分割されるかを判断するのは時期尚早です。

Intel Lunar Lake CPU は、ワット当たりのパフォーマンスが向上したモビリティ セグメントにラインナップが重点を置いているため、平均電力 17 W で動作していました。CPU 自体は、LPDDR5 メモリを搭載した Intel のリファレンス評価プラットフォームで実行されており、LNL-M チップとしてマークされています。このチップはプロセッサ暗号化 (高セキュリティ) ワークロードでテストされ、その超初期の性質にも関わらず、同様の帯域幅結果で Intel のトップ Tiger Lake チップである i7-1195G7 と同等の性能を発揮することができました。

Intel の Lunar Lake CPU は、2024 年後半に生産を開始し、その後 2025 年に発売することを目標としています。このチップは次世代モビリティ ファミリとして Arrow Lake に代わるものとなり、特にグラフィックス部門では次世代 Xe2または Battlemage アーキテクチャにアップグレードされる予定のいくつかの大きなアップグレードが期待されます。

Intel Mobility CPU Lineup

CPU FAMILYLUNAR LAKEARROW LAKEMETEOR LAKERAPTOR LAKEALDER LAKE
Process Node (CPU Tile)Intel 20A?Intel 20A '5nm EUV"Intel 4 '7nm EUV'Intel 7 '10nm ESF'Intel 7 '10nm ESF'
Process Node (GPU Tile)TSMC 3nm?TSMC 3nmTSMC 5nmIntel 7 '10nm ESF'Intel 7 '10nm ESF'
CPU ArchitectureHybridHybrid (Four-Core)Hybrid (Triple-Core)Hybrid (Dual-Core)Hybrid (Dual-Core)
P-Core ArchitectureLion Cove?Lion CoveRedwood CoveRaptor CoveGolden Cove
E-Core ArchitectureSkymont?SkymontCrestmontGracemontGracemont
LP E-Core Architecture (SOC)Skymont?Crestmont?Crestmont?N/AN/A
Top ConfigurationTBDTBD6+8 (H-Series)6+8 (H-Series)6+8 (H-Series)
8+16 (HX-Series)8+8 (HX-Series)
Max Cores / ThreadsTBDTBD14/2014/2014/20
Planned LineupU Series?H/P/U SeriesH/P/U SeriesH/P/U SeriesH/P/U Series
GPU ArchitectureXe2-LPG (Battlemage)Xe-LPG (Alchemist)Xe-LPG (Alchemist)Iris Xe (Gen 12)Iris Xe (Gen 12)
GPU Execution Units64 EUs192 EUs128 EUs (1024 Cores)96 EUs (768 Cores)96 EUs (768 Cores)
Memory SupportTBDTBDDDR5-5600
LPDDR5-7400
LPDDR5X - 7400+
DDR5-5200
LPDDR5-5200
LPDDR5-6400
DDR5-4800
LPDDR5-5200
LPDDR5X-4267
Memory Capacity (Max)TBDTBD96 GB64 GB64 GB
Thunderbolt 4 PortsTBDTBD444
WiFi CapabilityTBDTBDWiFi 6EWiFi 6EWiFi 6E
TDPTBDTBD7W-45W15-55W15-55W
Launch~20252H 20242H 20231H 20231H 2022

(Source:wccftech)

関連記事

  1. AMD RyzenCPUの割り当てと可用性の更新2021年第1四半期

  2. NVIDIA GeForce RTX 4090グラフィックスカードが再…

  3. Core i7 8709G Radeon RX Vega M grap…

  4. AMD 第三世代ThreadripperのTRX40は下位互換性がない…

  5. Intel Alder Lake Corei7-12700HとCore…

  6. AMD B550来年リリース予定も未確定

  7. Intel Bartlett Lake-S デスクトップ CPU は、…

  8. AMD Ryzen 5 5600X 6コアZen3 CPUは、Cine…

  9. IntelのB~チップセットの後継は、B350でなくB360という話

  10. Intelの強力な新しいTiger Lake CPUは、Sony PS…

  11. Intel CEO Pat Gelsingerは、中国が世界で最大かつ…

  12. x86チャンピオンAMDは必要に応じてARMチップを作る準備ができてい…

コメント

  • コメント (0)

  • トラックバックは利用できません。

  1. この記事へのコメントはありません。

PAGE TOP